61阅读

数字电路试题及答案-数字电路试题及答案[1]57

发布时间:2017-11-21 所属栏目:数据库试题及答案

一 : 数字电路试题及答案[1]57

《数字电路》试卷及答案

一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。

1、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为( A )。

[A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X

2、以下各电路中,( B )可以产生脉冲定时。

[A] 多谐振荡器 [B] 单稳态触发器

[C] 施密特触发器 [D] 石英晶体多谐振荡器

3、下列逻辑电路中为时序逻辑电路的是( C )。

[A] 变量译码器 [B] 加法器 [C] 数码寄存器 [D] 数据选择器

4、同步时序电路和异步时序电路比较,其差异在于后者( B )。

[A] 没有触发器 [B] 没有统一的时钟脉冲控制

[C] 没有稳定状态 [D] 输出只与内部状态有关

5、当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有( A )。

[A] 触发器 [B] 晶体管 [C] MOS管 [D] 电容

6、能将输出端直接相接完成线与的电路有( C )。

[A] TTL与门 [B] 或门 [C] 三态门 [D] 三极管非门

7、TTL与非门的多余脚悬空等效于( A )。

[A] 1 [B] 0 [C] Vcc [D] Vee

8、以下哪一条不是消除竟争冒险的措施( B )。

[A] 接入滤波电路 [B] 利用触发器 [C] 加入选通脉冲 [D] 修改逻辑设计

9、主从触发器的触发方式是( D )。

[A] CP=1 [B] CP上升沿 [C] CP下降沿 [D] 分两次处理

10、组合型PLA是由( A )构成。

[A] 与门阵列和或门阵列 [B] 一个计数器

[C] 一个或阵列 [D] 一个寄存器

11、下列四个数中,最大的数是( B )。

[A] (AF)16 [B] (001010000010)8421BCD

[C] (10100000)2 [D] (198)10

12、触发器有两个稳态,存储8位二进制信息要( B )个触发器。

[A] 2 [B] 8 [C] 16 [D] 32

13、下列门电路属于双极型的是( A )。

[A] OC门 [B] PMOS [C] NMOS [D] CMOS

14、用异步I/O输出结构的PAL设计逻辑电路,它们相当于( A )。

[A] 组合逻辑电路 [B] 时序逻辑电路

[C] 存储器 [D] 数模转换器

15、要构成容量为4K×8的RAM,需要( D )片容量为256×4的RAM。

[A] 2 [B] 4 [C] 8 [D] 32

16、74LS160十进制计数器它含有的触发器的个数是( C )。

[A] 1 [B] 2 [C] 4 [D] 6

17、ROM电路由地址译码器和存储体构成,若译码器有十个地址输入线,则最多可( C )个字。

[A] 10 [B] 102 [C] 210 [D] 104

18、n级触发器构成的环形计数器,其有效循环的状态数为( A )。

[A] n个 [B] 2n个 [C] 2n-1个 [D] 2n个

19、Moore和Mealy型时序电路的本质区别是( A )。

[A] 没有输入变量

[B] 当时的输出只和当时电路的状态有关,和当时的输入无关

[C] 没有输出变量

[D] 当时的输出只和当时的输入有关,和当时的电路状态无关器

20、相同计数模的异步计数器和同步计数器相比,一般情况下( A )。

[A] 驱动方程简单 [B] 使用触发器的个数少

[C] 工作速度快 [D] 以上说法都不对

二、【填空题】(本大题共10小题,每小题2分,共20分;请将答案填写在答题卷相应题号处)

21、(1111101.01001111)2=( 7D.4F )16,(6840)10=( 110100001000000 )8421BCD

22、对160个符号进行二进制编码,则至少需要( 8 )位二进制数。

23、逻辑函数 F=AB?BC的最小项之和表达式为。 ?m(0,1,3,7) )(F?ABC?ABC?ABC?ABC?

24、三态门除了输出高电平和低电平之外,还有第三种输出状态,即( 高阻 )状态。

25、逻辑门电路能够驱动同类负载门的个数称为( 扇出系数 )。

26、可以用( 紫外线 )擦除EPROM中所存的信息。

27、单稳态触发器可应用于( 分频 )、延时、( 定时 )。

28、逻辑代数又称布尔代数。基本的逻辑关系有( 与 )、( 或 )、( 非)三种。

29、时序逻辑电路按照其触发器是否有统一的时钟控制分为( 同步 )时序电路和( 异步 )时序电路。

30、存储器的( 存储容量)和(存储时间 )是反映系统性能的两个重要指标。

三、【简答题】(本大题共4小题,每小题5分,共20分;请将答案填写在答题卷相应题号处)

31、利用公式和定理证明等式。 ?AB?(A?B)(A?B)

证明:

(A?B)(A?B)

?AA?AB?BA?BB

?0?AB?BA?0

?AB?BA

所以成立

32、逻辑代数与普通代数有何异同?

1.概念不同

逻辑代数是按一定逻辑规律进行运算的代数,逻辑变量只有0和1两个值,代表两种对立的逻辑状态。普通代数研究的是算数运算,变量的数值代表数量的大小。

2.运算法则不同 逻辑代数基本运算为与、或、非,普通代数基本运算则为加、减、乘、除。

33、在数字系统中为什么要采用二进制?

1.可行性

采用二进制,只有0和1两个状态,需要表示0、1两种状态的电子器件很多,如开关的接通和断开,晶体管的导通和截止、磁元件的正负剩磁、电位电平的高与低等都可表示0、1两个数码。使用二进制,电子器件具有实现的可行性。

2. 简易性

二进制数的运算法则少,运算简单,使计算机运算器的硬件结构大大简化(十进制的乘法九九口诀表55条公式,而二进制乘法只有4条规则)。

3. 逻辑性

由于二进制0和1正好和逻辑代数的假(false)和真(true)相对应,有逻辑代数的理论基础,用二进制表示二值逻辑很自然。

34、利用公式法化简函数F?AC?ABC?ACD?CD

解: F?A(?BC)?C(A?D)

?A(?B)?C(D?A)

?A?AB?CD?AC

?A?AB?CD

?A?CD

四、【应用题】(本大题共2小题,每小题10分,共20分;请将答案填写在答题卷相应题号处)

35、如下图所示维持阻塞D触发器,设初态为0,根据CP脉冲及A输入波形画出Q波形。 答案如下:

36、用八选一的数据选择器74LS151实现逻辑函数F(A,B,C,D)?

解: ?m(0,3,7,14)

F?ABCD?ABCD?ABCD?ABCD (以A2A1A0?ABC)

?m0?D?m1?D?m3?D?m7?D

比较可得: D0?D7?D ,

D1?D3?D

D2?D4?D5?D6?0

二 : 数字电路详细试卷及答案

《数字电子技术基础》期终考试试题(110分钟)

一、填空题:(每空1分,共15分)

B?C的两种标准形式分别为1.逻辑函数Y?A

(ABC)?m(i?1,2,3,5,7),Y(ABC)??M(i?0,4,6)?ii(Y ) 。

2.将2004个“1”异或起来得到的结果是( 0 )。

3.半导体存储器的结构主要包含三个部分,分别是( 地址译码器 、(存储矩阵)、( 输出缓冲器 )。

4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为( 0.039 )v;当输入为10001000,则输出电压为( 5.31 )v。

5.就逐次逼近型和双积分型两种A/D转换器而言,( 双积分型 )的抗干扰能力强,( 逐次逼近型 )的转换速度快。

6.由555定时器构成的三种电路中,( 施密特触发器 )和( 单稳态触发器)是脉冲的整形电路。

7.与PAL相比,GAL器件有可编程的输出结构,它是通过对( 结构控制字 )进行编程设定其( 输出逻辑宏单元 )的工作模式来实现的,而且由于采用了( E2CMOS)的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题: (共15分)

1. 将逻辑函数 P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”

来实现。 ?A?B 答:P

OC与非门实现如图:

湖北民族学院

2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、

B、C的P、Q波形。 答:nP?AC?BC;

Q?A?B?C?B?Q?C

三、分析图3所示电路: (10分)

1)试写出8选1数据选择器的输出函数式;

湖北民族学院

Y??mDii07

AAA??A??DAAA02101210221032104210521062107210

2)画出A2、A1、A0从000~111连续变化时,Y的波形图;

3)说明电路的逻辑功能。

答:

该电路为序列脉冲发生器,当A2、A1、A0从000~111连续变化时,Y端输出连续脉冲10110011。 四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分)

湖北民族学院

:设用A3A2A1A0表示该数,输出F。列出真值表

F?m(5,6,7,8,9)?A?AA?AA?32021

五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C 的波形。 (8分)

湖北民族学院

B

C

六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。 (6分)

湖北民族学院

答:CP?QT=1, 连线F?如图:

七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。 (16分)

表1

湖北民族学院

三 : 71数字电路试题及答案

数字电路试题及答案

二、单项选择题(本大题共10小题, 每小题2分, 共20分)

1、十六进制数(8F)16对应的十进制数是 ( C )

A、141 B、142 C、143 D、144

2、逻辑函数L(A,B,C)=(A+B)(B+C)(A+C)的最简与或表达式为 ( D )

A、 (A+C)B+AC B、 AB+(B+A)C

C、 A(B+C)+BC D、 AB+BC+AC

3、与非门输出为低电平时,需满足 ( D )

A、只要有一个输入端为低电平 B、只要有一个输入端为高电平

C、所有输入端都是低电平 D、所有输入端都是高电平

4、能够实现“线与”功能的门电路是 ( D )

A、与非门 B、或非门

C、三态输出门 D、集电极开路门

5、由与非门构成的基本RS触发器,要使Qn+1=Qn,则输入信号应为( A A、R=S=1 B、R=S=0

C、R=1,S=0 D、R=0,S=1

6、要使T触发器 Qn+1=Qn ,则 ( B )

A、T=Qn B、T=0 C、T=1

D、T=n

7、对于JK触发器,要使Qn+1=Qn,则 ( B )

A、J=K=1 B、J=K=0

C、J=1,K=0 D、J=0,K=1

8、为实现D触发器转换成T触发器,题图所示的虚线框内应是。( C )

A、与非门 B、异或门

C、同或门 D、或非门

9、十六个数据输入端的数据选择器必有地址输入端的个数为 ( D )

A、1 B、2 C、3 D、4

10、一个4位二进制计数器的最大模数是( C )

A、4 B、8 C、16 D、32

三、简答题(本大题共2小题,每小题5分,共10分)

1、数字电路从整体上看可分为几大类?

答:(1)、按集成度分,有小、中、大、超大、甚大规模;(3分)

(2)、按结构工艺分,有TTL、CMOS集成电路。 (2分)

2、最简与-或表达式的标准是什么?

答:(1)、包含的与项最少; (3分)

(2)、每个与项中变量的个数最少。(2分)

四、分析计算题(本大题共6小题,每小题10分,共60分)

1、逻辑电路的输入变量A、B和输出函数F的波形如题3-1图所示,试列出真值表,写出逻辑函数F的逻辑表达式,并画逻辑图。

解:由波形图列出真值表 (3分)

由真值表写出逻辑表达式:

F=A+B =AB (3分)

由逻辑表达式画逻辑图。

(4分)

2、用卡诺图化简下列逻辑函数:

F(A,B,C,D)=Σm(0,3,4,7,11)+Σd (8,9,12,13,14,15)

解:画卡诺图如答图。

正确填写0、1和×(3分)

卡诺圈正确(3分)

函数F可化简为:。(4分)

3、试用3/8线译码器74××138(逻辑符号如下图)和适当的门电路实现以下逻辑函数:L(A,B,

C)

=AB+BC

解:L=AB+BC=AB(C+)+(A+)(3分)

=m3+m6+m7 (3分)

画出该函数的逻辑电路图

如答3-3图所示。(4分)

4、用基本门电路(与门、或门)设计一个三变量的判奇电路(三个变量中有奇数个变量为1时,其输出为1,否则为0)。用A、B、C表示三个变量,F表示输出。A、B、C中允许有反变量出现。要求列出真值表,写出逻辑式,画出逻辑图。

解:真值表见左: (4分)

由真值表写出逻辑表达式:(3分)

F=C+B

+A+ABC

逻辑图见答3-4图(3分)

5、试分析题图所示电路,试求:

(1)写出电路的驱动方程和次态方程;

(2)画出8个CP脉冲作用下的Q0和Q1的波形;

(3)说明电路的逻辑功能。

解:(1)、驱动方程:J0=K0=1 J1=K1=Q (2分) 次态方程:QQ

=Q+=Q

=Q Q (2分)

(2)、波形图如答3-5图所示: (4分)

(3)、二位二进制同步加法(M=4)计数器。(2分)

6、试用集成计数器74××161(见下图)构成七进制计数器(方法不拘),并画状态图。

解:用反馈清零法(3分),

逻辑图(4分)与状态图(3分)

四 : 数字电子技术试题及答案0140

试题库及答案 试卷一

一.

基本概念题

(一) 填空题(共19分,每空1分)

1.按逻辑功能的不同特点,数字电路可分为 和

两大类。

2.在逻辑电路中,三极管通常工作在 和 状态。 3.(406)10=( )8421BCD

4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有 、 、 三个输出端。

5.TTL集成JK触发器正常工作时,其Rd和Sd端应接 电平。

6.单稳态触发器有两个工作状态 和 ,其中

是暂时的。

7.一般ADC的转换过程由 、 和

4个步骤来完成。

8.存储器的存储容量是指 。某一存储器的地址线为A14~A0 ,

数据线为D3~D0 ,其存储容量是 。

(二) 判断题(共16分,每题2分)

1.TTL或非门多余输入端可以接高电平。( )

2.寄存器属于组合逻辑电路。( )

3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。

( )

4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。( )

5.PLA的与阵列和或阵列均可编程。( )

6.八路数据分配器的地址输入(选择控制)端有8个。( )

7.关门电平UOFF是允许的最大输入高电平。( )

8.最常见的单片集成DAC属于倒T型电阻网络DAC。( )

(三) 选择题(共16分,每题2分)

1.离散的,不连续的信号,称为( )。

A.模拟信号 B.数字信号

2.组合逻辑电路通常由( )组合而成。 A.门电路 B.触发器 C.计数器

3.8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出Y2?Y1?Y0的值是( )。 A.111 B.010 C.000 D.101

4.十六路数据选择器的地址输入(选择控制)端有( )个。 A.16 B.2 C.4 D.8

5.一位8421BCD码译码器的数据输入线与译码输出线的组合是( )。 A.4:6 B.1:10 C.4:10 D.2:4

6.常用的数字万用表中的A/D转换器是( )。

A.逐次逼近型ADC B.双积分ADC C.并联比较型ADC

7.ROM属于( )。

A.组合逻辑电路 B.时序逻辑电路

8.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在

4个移位脉冲CP作用下,四位数据的移位过程是( )。 A.1011--0110--1100--1000—0000 B.1011--0101--0010--0001—0000

二.电路分析题

(一)对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出

化简后的逻辑图。(9分) Z=AB?A?B?C?A?B?C BC=0

(二)对下列门电路:(1)写出门电路的名称;(2)写出它们的输出。(8分) 例:

与门 Y=AB

B

Y

Y

A

B

Y

A

A

B

EN (a)

(b) (c)

u u O

(d) C (三)试用3线—8线译码器74LS138和门电路实现下列函数。(10分)

Z(A、B、C)=AB+AC

(四)分析下列电路是几进制的计数器。(10分)

(五) 74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分

析下列电路是几进制计数器,并画出其状态图。(7分)

(六) 555定时器的功能表如下,(1)简单分析下图电路的工作原理,(2)该555定时器组成什么电路,(3)画出相应的输出波形。(5分)

555定时器功能表

CP

“1” “1” “1”

VCC

u 2 3 1 3

uI

t

O

uo

t

试卷一答案 一.基本概念题

(一)填空题

1. 组合逻辑电路、 时序逻辑电路 2. 饱和、 截止

3. 0100 0000 0110

4. A和B两个、 YA>B、 YA<B、 YA=B 5. 高

6. 稳态、 暂稳态、暂稳态

7. 采样、 保持、 量化、 编码 8. 存储单元的总和、 215×4

(二)判断题

1.× 2.× 3.√ 4.√ 5.√ 6.× 7.× 8.√

(三)

1.B 2.A 3.C 4.C 5.C 6.B 7.A 8.A

二.电路分析题 (一)

(1)真值表 (2分) (2)卡诺图化简(3分)

数字电子技术试题及答案0140_数字电路试题及答案

(3)逻辑图 (表达式2分,逻辑图2分) Z=AB?AB?

C=A⊕B+C BC=0 (二)

A B C

Z

(a) 异或门 Y=AB?AB= A⊕B (2分) (b) 集电极开路与非门 Y=A?B(2分) (c) 三态门

EN

=0时, Y=A?B;EN=1时,Y=高阻抗 (2分)

(d) CMOS传输门 C=1、C=0时,u O= u I (2分) (三)

Z(A、B、C)=AB+

AC=AB(C+C)+AC(B+B)

=ABC+ABC+ABC

+ABC = m 1+ m 3+ m 6+ m 7 =

m 1?m 3?m 6?m 7

(5分)

(5分)

(四)

“1Z

nn

解: J0?1,K0?1,J1?Q0,K1?Q0 Z?Q1Q0 (1分)

Q

n+1

?JQ?KQ (CP?)

n

n

Q0

n+1

?J0Q0?K0Q0?1?Q0?1?Q0?Q0 (CP?)

nnnnnn

?J1Q1?K1Q1?Q0Q1?Q0Q1 (CP?)

(2分)

nnnnn

Q1

n+1

状态表 (3分)

Q1Q0/Z

(2分)

归纳上述分析结果可知,该时序电路为同步4进制加法计数器。(2分)

(五)

1.当74LS161从0000开始顺序计数到1010时,与非门输出“0”,清零信号到来,

异步清零。(1分)

2.该电路构成同步十进制加法计数器。(2分) 3.状态图(4分)

(六)

(1)由555功能表可知,当u I <

23

13

VCC时,u O=1;;当VCC <u I <VCC时,u O=

3

3

12

不变;当u I >VCC时,u O=0。 (1分)

(2)该电路组成施密特触发器。(2分)

(3) (3分)

uI 2 3 1

3 t

u t

本文标题:数字电路试题及答案-数字电路试题及答案[1]57
本文地址: http://www.61k.com/1105218.html

61阅读| 精彩专题| 最新文章| 热门文章| 苏ICP备13036349号-1